CPU Intel 6 core yang belum dirilis dari Kredit Database SiSoftware Rumor Sebelumnya Mengenai Backporting CPU
Database SiSoftware Sandra telah menjadi salah satu sumber informasi mengenai hardware konsumen. Sekarang, CPU yang belum dirilis dari Intel telah muncul di database dengan desain arsitektur yang agak aneh yang dapat menghasilkan sesuatu yang baru dari Intel. Chip 6C dan 12T mungkin tampak biasa, tetapi tanda kutip cache melukiskan gambaran yang berbeda sama sekali.
Intel telah merilis banyak prosesor enam inti multithread sebagai bagian dari seri inti atau seri Xeon mereka meskipun penyegaran Coffee Lake generasi ke-9 tidak memiliki prosesor hexacore. Prosesor yang diduga dalam database bisa jadi adalah prosesor generasi ke-9 yang belum pernah dirilis.
Prosesor ini memiliki kecepatan clock 2.99GHz, yang tidak sebanding dengan prosesor 14nm lainnya karena prosesnya sangat matang. Ini adalah standar dengan asumsi prosesor sebenarnya adalah sampel teknik. Prosesor backport dapat mendukung kecepatan clock yang lebih tinggi bahkan pada tingkat inkubasi, tetapi prosesor tersebut tampaknya berada pada tingkat produksi awal.
Datang ke bagian pengungkapan yang lebih menarik, prosesor memiliki sistem cache yang unik. Menurut Wccftech, prosesor ini memiliki cache L3 9MB dan cache L2 7,5MB (1,25MB per core). 1,25MB L2 cache per core bukanlah sesuatu yang mampu dicapai Intel. Prosesor generasi ke-9 memiliki 256 KB cache L2, CPU Ice Lake 10nm memiliki 512KB, dan seri Core-X memiliki cache L2 sebesar 1MB.
Satu-satunya arsitektur yang menampilkan 1,25MB cache L2 adalah jajaran Tiger Lake yang akan datang. Namun, cache L3 menjadi anomali karena hanya menampilkan 1,5MB cache L3 per core, dan prosesor generasi ke-9 memiliki cache L3 sebesar 2MB. Prosesor Tiger Lake akan menampilkan jendela cache L3 yang lebih besar.
Secara keseluruhan, jika kita memperhitungkan seluruh kecepatan jam dan kutipan cache, kita hanya dapat mengatakan bahwa prosesor yang diduga adalah salah satu prosesor backport (dari Danau Tiger ke Danau Roket). Karena backport membutuhkan perpindahan node, kita mungkin melihat desain cache yang tidak teratur dan kecepatan clock yang lebih tinggi pada prosesor yang akan datang. Prosesor di tangan bisa menjadi unit pra-produksi awal dari prosesor backport. Wccftech melaporkan bahwa itu bisa menjadi bagian dari prosesor Xeon yang belum dirilis untuk ditampilkan dalam keluarga Ice Lake (E) tahun depan.